Новости Hardware

HP меняет стратегию развития интегральных схем

Компания Hewlett-Packard сообщила о разработке новой революционной технологии изготовления FPGA-микросхем, позволяющее значительно увеличить количество элементов размещенных на единице площади микросхемы. При этом, разработчики предлагают отказаться от стандартного подхода, нацеленного на уменьшение размеров транзисторных элементов схемы, в пользу увеличения эффективности использования пространства, занятого коммуникационными элементами. Разработанная инженерами HP технология получила наименование Field Programmable Nanowire Interconnect (FPNI) и подразумевает использование для маршрутизации сигналов (crossbar switch) оригинальную полупроводниковую матрицу с толщиной проводящих элементов не превышающей 15-нм, располагающуюся поверх транзисторной матрицы. Учитывая, что от 80% до 90% площади стандартной КМОП-микросхемы приходится именно на соединительные элементы, новая технология позволит добиться значительного, до 8 раз, увеличения плотности расположения транзисторов на единице площади схемы. Более того, поскольку новая технология не затрагивает такой “фундаментальной” характеристики как размер самих транзисторов интегральной схемы, производство последних может быть налажено на уже существующих, подвергнутых небольшой модернизации, мощностях. Напомним, что FPGA (field programmable gate arrays) представляют собой перепрограммируемые логические интегральные схемы, адаптируемые для решения определенных пользователем задач. На данный момент FPGA-микросхемы находят свое применение в самых различных устройствах, в том числе телекоммуникационном оборудовании, автомобильной и потребительской электронике. Ожидается, что новые интегральные схемы, произведенные с применением технологии FPNI, станут доступны производителям уже в текущем десятилетии. Материалы по теме: - UMC о планах освоения 65-нм и 55-нм техпроцесса;
- AMD и IBM рассказывают о 45-нм техпроцессе;
- TSMС переходит на 55-нм и 45-нм техпроцесс.

Источник:

window-new
Soft
Hard
Тренды 🔥