Новости Hardware

Imec представила идеальный транзистор для 2-нм техпроцесса

Как мы знаем, переход на техпроцесс с нормами 3 нм будет сопровождаться переходом на новую архитектуру транзистора. В терминах компании Samsung, например, это будут транзисторы MBCFET (Multi Bridge Channel FET), у которых транзисторный канал будет выглядеть как несколько расположенных друг над другом каналов в виде наностраниц, окружённых со всех сторон затвором (подробнее см. в архиве наших новостей за 14 марта).

Структура 3-нм транзистора Samsung MBCFET

Структура 3-нм транзистора Samsung MBCFET

По мнению разработчиков из бельгийского центра Imec это прогрессивная, но не идеальная структура транзистора с использованием вертикальных затворов FinFET. Идеальной для техпроцессов с масштабом элементов менее 3 нм будет другая структура транзистора, которую предложили бельгийцы.

В Imec разработали транзистор с раздельными страницами или Forksheet. Это те же вертикальные наностраницы в качестве каналов транзисторов, но разделённые вертикальным диэлектриком. С одной стороны диэлектрика создаётся транзистор с n-каналом, с другой ― с p-каналом. И оба они окружены общим затвором в виде вертикального ребра.

Imec предлагает транзистор с раздельными наностраницами

Imec предлагает транзистор с раздельными наностраницами (Forksheet)

Сократить расстояние на кристалле между транзисторами с разной проводимостью ― вот ещё один главный вызов для дальнейшего снижения масштаба технологического процесса. Моделирование TCAD подтвердило, что транзистор с раздельными страницами обеспечит 20-процентное уменьшение площади кристалла. В общем случае новая архитектура транзистора снизит стандартную высоту логической ячейки до 4,3 треков. Ячейка станет проще, что также относится к изготовлению ячейки памяти SRAM.

Эволюция логической ячейки по мере совершенстования каналов с вертикальными затворами

Эволюция логической ячейки по мере совершенствования каналов с вертикальными затворами

Простой переход от наностраничного транзистора к транзистору с раздельными наностраницами обеспечит рост производительности на 10 % с сохранением потребления или сокращение потребления на 24 % без прироста производительности. Моделирование для 2-нм техпроцесса показало, что ячейка SRAM с использованием раздельных наностраниц обеспечит комбинированное уменьшение площади и повышение производительности до 30 % при разнесении переходов p- и n- до 8 нм.

Источник:

Если вы заметили ошибку — выделите ее мышью и нажмите CTRL+ENTER.
Материалы по теме
Прежде чем оставить комментарий, пожалуйста, ознакомьтесь с правилами комментирования. Оставляя комментарий, вы подтверждаете ваше согласие с данными правилами и осознаете возможную ответственность за их нарушение.
Все комментарии премодерируются.
Комментарии загружаются...
window-new
Soft
Hard
Тренды 🔥
Samsung начала тестирование интерфейса One UI 3.0 на смартфонах Galaxy S20 3 мин.
Покупатель, будь осторожен: Guerrilla Games предупредила о технических проблемах ПК-версии Horizon Zero Dawn 34 мин.
Burnout встречает Most Wanted: в Сеть утёк геймплей альфа-версии следующей Need for Speed от Criterion 2 ч.
«Не надо убеждать меня, Obsidian или Microsoft»: режиссёр обеих Pillars of Eternity прокомментировал судьбу третьей части 2 ч.
Орда победила: на одном из серверов WoW Classic закончилась 10-часовая война с участием тысячи игроков 2 ч.
В Windows 10 появилась возможность запуска Android-приложений со смартфона пользователя 2 ч.
«Мы делаем игру для всех»: глава Crystal Dynamics объяснил эксклюзивный статус Человека-паука в Marvel’s Avengers 3 ч.
В Fortnite появилась возможность управлять автомобилями 3 ч.
Благодаря AMD офисный пакет LibreOffice 7.0 получил движок на базе API Vulkan 3 ч.
Слухи: Shin Megami Tensei V выйдет до конца марта 2021 года 4 ч.